[工學] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로 > 회사소개

본문 바로가기



회사소개

[工學] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로

페이지 정보

작성일18-05-23 10:55

본문




Download : [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로.pptx





- ㄴ. 다이오드의 개수를 늘리면 limit의 범위가 달라지는지 확인합니다.

[공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_01_.gif [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_02_.gif [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_03_.gif [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_04_.gif [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_05_.gif [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로_pptx_06_.gif

순서

_SLIDE_1_
가변저항기를 이용한 OP-AMP&Zener diode를 사용한 Limiter회로

_SLIDE_2_
I n d e x
_SLIDE_3_
(Ⅰ) Design Spec
_SLIDE_4_
Input Common Mode
Ratio(ICMR)

Common Mode Rejection
Ratio(CMRR)

Open-loop gain(Avo)

Phase Margin(PM)

Unity-gain freq(UGF)

Slew rate

Power Supply Rejection
Ratio(PSRR)
_SLIDE_5_
최초 Design spec
설계 내용 및 사양

- 1. 사용하는 op-amp는 UA741를 Pspice로 구현.
- 2. 가변저항기를 이용하여 증폭의 變化를 확인합니다.
- 3. 다이오드를 직렬 ,병렬 단위로 분류
- 4. 하나의 회로를 이용하여 band filter로 원하는 대역을 뽑아 낼 수 있는지 확인합니다.
- ㄷ. 병렬 다이오드 시 직렬 다이오드와 달라지는점을 확인합니다.
_SLIDE_20_
bias단
차동 입력단
2nd 증폭단
출력 버퍼단
_SLIDE_21

[工學] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로


레포트/공학기술



설명
[공학],전자회로설계,-,가변저항기를,이용한,OP-AMP,&,Zener,diode를,사용한,Limiter회로,공학기술,레포트

[工學] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로
[공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로 , [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로공학기술레포트 , [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로




Download : [공학] 전자회로설계 - 가변저항기를 이용한 OP-AMP & Zener diode를 사용한 Limiter회로.pptx( 27 )





다.
- ㄱ. 직렬 제너 다이오드 2개를 이용한 limiter 회로를 구현하고 출력파형이 어떤 모양인지 觀察(관찰) 한다.

_SLIDE_12_
(Ⅱ) Role Sharing
&
Milestone
_SLIDE_13_

1주차
2주차
3주차
4주차
5주차
6주차
설계 계획
자료(資料)수집
OP-AMP 설계
Circuit 응용
Simulation분석
회로수정 및 보안
_SLIDE_14_
자료(資料)수집
OP-AMP
회로설계 및 이론(理論)값 계산
Pspice
시뮬레이션
응용회로
설계
PPT 제작
및 수정
최진형

임희수

유민석
_SLIDE_15_
(Ⅲ) Theory Calculation
&
Design
_SLIDE_16_
Folded Cascode 증폭기
Model Editor
NMOS
PMOS
_SLIDE_17_
Folded Cascode 증폭기
회로도
_SLIDE_18_
Folded Cascode 증폭기
파형 측정(measurement)
Av0 〓 72dB , PM〓 65o
_SLIDE_19_
Folded Cascode 증폭기

더 높은 Gain을 얻기 위해 Folded Cascode가 아닌
Two-Stage 증폭기를 사용하기로 정하였다.
제거사항
- 한꺼번에 너무 많은 응용회로를 하기에는 다소 무리가 있어 구체적인 ua741의 spec을 중심으로 재설정 하기로 하였다.

_SLIDE_6_
Open loop gain, BW, PM ,UGF
ua741 Design spec
_SLIDE_7_
ICMR
ua741 Design spec
_SLIDE_8_
CMRR
ua741 Design spec
_SLIDE_9_
PSRR
ua741 Design spec
_SLIDE_10_
SR
ua741 Design spec
_SLIDE_11_


Open-loop gain(Avo)
105.79dB
BW …(省略) 5.2Hz
Phase Margin(PM)
71˚
Unity-gain freq(UGF)
822kHz
Input Common Mode Ratio(ICMR)
Max : 15V , Min : -15V
Common Mode Rejection Ratio(CMRR)
90dB
Power Supply Rejection Ratio(PSRR)
PSRR+ 94dB , PSRR- -94dB
SLEW RATE
SR+ 0.45V/us, SR- -0.45V/us
ua741 Design spec
Plan(계획서) 작성 후에 배운 spec들을 추가하였다.

회사소개 목록

게시물 검색


해당 레포트자료의 저작권은 각 레포트업로더에게 있습니다.
muze 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.

Copyright © muze.co.kr All rights reserved.
상단으로
모바일 버전으로 보기